지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
1996
등록된 정보가 없습니다.
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
TSPC(True Single Phase Clock) T-flipflop을 이용한 프로그램 가능한 주파수 분주기
대한전자공학회 학술대회
1996 .11
Investigation of Forward Body Bias Effects on TSPC RF Frequency Dividers in 0.18 μm CMOS
대한전자공학회 ISOCC
2008 .11
A 5.2-mW 5GHz Integer-N PLL Using True-Single-Phase-Clock CMOS Circuit Technique (TSPC)
한국통신학회 학술대회논문집
2005 .06
BLE Application을 위한 55nm CMOS 공정의 고속, 저전력, Programmable Frequency Divider 설계
대한전자공학회 학술대회
2015 .11
노이즈 면역을 향상시킨 플립플롭
전자공학회논문지-SD
2011 .08
a-IGZO TFT를 이용한 D FlipFlop 설계
대한전자공학회 학술대회
2017 .06
Scan Flipflops Grouping Algorithm for Low Power Design-For-Testability
대한전자공학회 ISOCC
2007 .10
E/D-GaAs MESFET의 문턱전압 변동에 대한 T-Flipflop의 수율 시뮬레이션
대한전자공학회 학술대회
1996 .11
E / D-GaAs MESFET의 문턱전압 변동에 대한 T-Flipflop의 수율 시뮬레이션 ( Yield Simulations of E / D-GaAs MESFET T-Flipflop for Threshold Voltage Variations )
대한전자공학회 학술대회
1996 .11
저전력 D-flipflop을 이용한 고성능 Dual-Modulus Prescaler ( High Performance Dual-Modulus Prescaler with Low Power D-flipflops )
한국통신학회논문지
2000 .10
2.4-GHz 1-V 저전력 Fractional-N 주파수 합성기 설계
대한전자공학회 학술대회
2007 .05
A Modified Static Contention Free Single Phase Clocked Flip-flop Design for Low Power Applications
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2018 .10
Automatic Clock Jitter Analysis Considering Clock Divider
대한전자공학회 ISOCC
2009 .11
고속 저전력 동작을 위한 글리치 최적화 TSPC D flip-flop
대한전자공학회 학술대회
2011 .11
Design of Clock Gears for Low-power Media Bus
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2008 .07
10 ㎓ 단일 위상 분주 방식 주파수 분배기 설계
한국전자파학회논문지
2006 .08
Interger-N frequency synthesizer using TSPC PFD
대한전자공학회 학술대회
2007 .07
Interger-N frequency synthesizer using TSPC PFD
대한전자공학회 학술대회
2007 .07
이중 보간 방식을 이용한 CMOS 클록 데이터 복원회로
대한전자공학회 학술대회
2009 .07
A 4 Clock Cycle 64X64 Multiplier with 60 MHz Clock Frequency
KITE JOURNAL OF ELECTRONICS ENGINEERING
1991 .01
0