지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
Abstract
1. 서론
2. 기존 배열구조의 문제점
3. 병렬 배열구조
4. 비동기 병렬 배열구조
5. 실험결과
6. 결론
참고문헌
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
병렬배열구조를 사용한 비동기 곱셈기
전자공학회논문지-SD
2002 .05
마이크로파이프라인 구조의 16bit 비동기 곱셈기
대한전자공학회 학술대회
2000 .06
저전력 설계를 위한 면적 절약형 곱셈기 구조에 관한 연구 ( A Hardware Reduced Multiplier for Low Power Design )
대한전자공학회 학술대회
1998 .11
저전력 설계를 위한 면적 절약형 곱셈기 구조에 관한 연구
대한전자공학회 학술대회
1998 .11
LED 배열을 이용한 벡터-매트릭스 곱셈기에 관한 연구 ( A Study on the Vector-Matrix Multiplier using a LED Array )
대한전자공학회 학술대회
1984 .01
파워 스위치 구조를 결합한 비동기 회로 설계
한국산업정보학회논문지
2016 .02
Design of an 32 bit Asynchronous Multiplier
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
1998 .01
비동기 유한 상태기로부터 비동기 제어 회로의 합성에 관한 연구
대한전자공학회 학술대회
1994 .11
비동기 유한 상태기로부터 비동기 제어회로의 합성에 관한 연구 ( A Study on the Synthesis of Asynchronous Control Circuits from Asynchronous Finite State Machines )
대한전자공학회 학술대회
1994 .11
비동기 시스템용 고성능 16비트 승산기 설계
대한전자공학회 학술대회
1999 .11
입력 데이터 분할을 이용한 저전력 부스 곱셈기 설계
한국통신학회논문지
2005 .11
Electrical Power and Energy Reference Measurement System with Asynchronous Sampling
대한전기학회 학술대회 논문집
2009 .07
고성능 마이크로프로세서 곱셈기 ( Multiplier ) 의 구조
대한전자공학회 기타 간행물
1998 .01
LSB 우선 비트직렬 정규기저 곱셈기의 하드웨어 구현
한국정보기술학회논문지
2013 .01
저전력 회로를 이용한 12 bit 병렬곱셈기
전기학회논문지
1998 .12
인접블록의 움직임벡터를 이용한 고속 움직임추정 방식
한국통신학회논문지
2005 .12
Standard Basis를 기반으로 하는 유한체내 고속 GF(2m) 곱셈기 설계
대한전자공학회 학술대회
1999 .06
전류모드 CMOS 다치 논리회로를 이용한 32×32-Bit Modified Booth 곱셈기 설계
전자공학회논문지-SD
2003 .12
Low-Swing 기술을 이용한 저 전력 병렬 곱셈기 설계
대한전기학회 학술대회 논문집
2003 .11
Low-Swing 기술을 이용한 저 전력 병렬 곱셈기 설계
대한전기학회 학술대회 논문집
2003 .11
0