메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술저널
저자정보
Hyunjun Kim (Telechips) Jongwoo Bae (Myongji University)
저널정보
대한전기학회 전기학회논문지 전기학회논문지 제69권 제11호
발행연도
2020.11
수록면
1,755 - 1,760 (6page)
DOI
10.5370/KIEE.2020.69.11.1755

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
In this paper, we propose a high-performance VLSI architecture and memory allocation algorithm for HEVC Deblocking Filter. For high-performance VLSI design, a parallel architecture is employed. Our architecture employs 8 parallel filters and 4-stage pipeline to meet the high-performance video requirements. In the implementation of highly parallel VLSI architecture, high bandwidth and low latency memory access is very important. A novel memory allocation algorithm is proposed to reduce the on-chip SRAM access conflicts between the parallel filters. By storing 4x4 pixel blocks used for the computation of parallel filters into different SRAM blocks, the data for horizontal and vertical filtering can be accessed without conflicts. Therefore, the maximum on-chip SRAM throughput is maintained during the filtering computation. The proposed architecture can process video of 16K (15360x8640) at 60fps in real time. The VLSI implementation of the proposed architecture operates at 140MHz and the gate count is 244K in TSMC 65nm process. Compared with the previous works, the proposed work shows the performance improvement of 90%.

목차

Abstract
1. Introduction
2. Previous Works
3. Proposed VLSI Architecture
4. Experimental Results
5. Conclusion
References

참고문헌 (11)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2020-560-001579521