지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
요약
Abstract
Ⅰ. 서론
Ⅱ. 시스템 요구 사양 및 타이밍
Ⅲ. 의사형 듀얼 포트 메모리의 구현
Ⅳ. 칩 측정 결과
Ⅴ. 결론
참고문헌
저자소개
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
전류모드 기술을 이용한 고속동작 SRAM 설계
대한전자공학회 학술대회
2006 .06
16-ns 256K CMOS SRAM ( 16-ns 256K CMOS SRAM )
대한전자공학회 학술대회
1988 .07
16-ns 256K CMOS SRAM
대한전기학회 학술대회 논문집
1988 .07
초고속 고집적 Synchronous SRAM과 Logic Embedded SRAM을 위한 Trench Isolation의 Full CMOS SRAM Cell Technology
대한전자공학회 학술대회
1998 .01
읽기 전력 감소를 위한 SRAM Cell 설계
대한전자공학회 학술대회
2017 .06
고집적 SRAM Cell의 동작안정화에 관한 연구 ( A Study on the Stability of High Density SRAM Cell )
전자공학회논문지-A
1995 .11
소스 전압을 높인 메모리 셀을 이용한 저전력 SRAM
전자공학회논문지-SD
2004 .08
Built-In Self Test for High Density SRAMs
ICVC : International Conference on VLSI and CAD
1997 .01
고속 SRAM 개발 동향
전자공학회지
1995 .02
이단 셀어레이 구조를 갖는 저전력 SRAM설계에 관한 연구 ( A Study on the Low Power SRAM Design with two Stage Cell Array )
대한전자공학회 학술대회
1996 .07
Fault Models and Test Algorithm for 3-D SRAMs
ITC-CSCC :International Technical Conference on Circuits Systems, Computers and Communications
2005 .07
병렬 처리기법을 위한 CMOS SRAM ( A Cmos Sram for Parallel Processing Technologies )
대한전자공학회 학술대회
1995 .11
병렬 처리기법을 위한 CMOS SRAM
대한전자공학회 학술대회
1995 .12
전하 재사용 저전력 SRAM 설계 ( The Low Power SRAM Design with Charge Recycling )
CAD 및 VLSI 설계연구회지
1996 .01
A 65ns Full CMOS SRAM Operating at 1.8V
대한전자공학회 학술대회
1998 .01
초고속 SRAM 테스터 설계 ( 1 GHz SRAM TESTER DESIGN )
대한전자공학회 학술대회
1989 .07
단결정 실리콘 TFT Cell의 적용에 따른 SRAM 셀의 전기적 특성
컴퓨터산업학회논문지
2005 .01
A Discussion on SRAM Circuit Design Trend in Deeper Nano-meter Era
대한전자공학회 ISOCC
2008 .11
Stacked Single Crystal Silicon TFT Cell의 적용에 의한SRAM 셀의 전기적인 특성에 관한 연구
전기전자재료학회논문지
2006 .01
파워게이팅과 전압레벨조절을 이용하여 누설전류를 줄인 SRAM
전자공학회논문지-SD
2012 .08
0