지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
요약
1. 서론
2. 메모리 셀 설계
3. 메모리 셀
4. 시뮬레이션 및 고찰
5. 결론
참고문헌
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
병렬 처리기법을 위한 CMOS SRAM ( A Cmos Sram for Parallel Processing Technologies )
대한전자공학회 학술대회
1995 .11
16-ns 256K CMOS SRAM
대한전기학회 학술대회 논문집
1988 .07
16-ns 256K CMOS SRAM ( 16-ns 256K CMOS SRAM )
대한전자공학회 학술대회
1988 .07
A 65ns Full CMOS SRAM Operating at 1.8V
대한전자공학회 학술대회
1998 .01
전류모드 기술을 이용한 고속동작 SRAM 설계
대한전자공학회 학술대회
2006 .06
초고속 고집적 Synchronous SRAM과 Logic Embedded SRAM을 위한 Trench Isolation의 Full CMOS SRAM Cell Technology
대한전자공학회 학술대회
1998 .01
CMOS 단일칩 마이크로 컴퓨터의 레지스터 및 SRAM 설계 ( Registers and SRAM Section Design of CMOS Single-Chip Microcomputer )
대한전자공학회 학술대회
1985 .01
Synchronous CMOS SRAM Complier의 구현
대한전자공학회 학술대회
2001 .06
Dynamic Power Supply Current Testing for Open Defects in CMOS SRAMs
[ETRI] ETRI Journal
2001 .04
Full CMOS SRAM Technology for Very Low Voltage & Very Low Power Operation
대한전자공학회 학술대회
1998 .01
초 저 소비전력 및 저 전압 동작용 FULL CMOS SRAM CELL 에 관한 연구
전자공학회지
1997 .06
단결정 실리콘 TFT Cell의 적용에 따른 SRAM 셀의 전기적 특성
컴퓨터산업학회논문지
2005 .01
Stacked Single Crystal Silicon TFT Cell의 적용에 의한SRAM 셀의 전기적인 특성에 관한 연구
전기전자재료학회논문지
2006 .01
A FAST AND LOW POWER CMOS SRAM WITH LOW-NOISE BUFFER
ICVC : International Conference on VLSI and CAD
1995 .01
70-㎚ 이하 급 초미세 CMOS 공정에서의 누설 전류 및 동적 전류 소비 억제 내장형 SRAM 설계
대한전자공학회 학술대회
2004 .06
Assistive Circuit for Lowering Minimum Operating Voltage and Balancing Read/Write Margins in an SRAM Array
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2014 .04
전지동작대응저전압SRAM 기술 ( Low-Voltage SRAM Technologies for Battery-Operated Systems )
대한전자공학회 워크샵
1996 .01
읽기 전력 감소를 위한 SRAM Cell 설계
대한전자공학회 학술대회
2017 .06
싱글포트 구조에 기반한 어싱크로너스 의사 듀얼 포트 SRAM 설계
전자공학회논문지-SD
2004 .10
병렬 테스트방법을 적용한 고집적 SRAM을 위한 내장된 자체 테스트 기법 ( Built-In Self Test for High Density SRAMs Using Parallel Test Methodology )
전자공학회논문지-C
1998 .08
0