메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
이훈재 (고려대학교) 한미선 (고려대학교) 김선욱 (고려대학교)
저널정보
대한전자공학회 대한전자공학회 학술대회 2018년도 대한전자공학회 하계종합학술대회
발행연도
2018.6
수록면
1,092 - 1,095 (4page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
최근 빅데이터 등이 부각됨에 따라 메모리에 대한 수요가 꾸준히 증가하고 있으며, 이에 따라, 저전력 고성능의 메모리의 중요성이 더욱 커지고 있다. 본 논문에서는 DRAMSim2 시뮬레이터를 이용하여 DRAM의 channel 및 bank 수, row buffer policy 등 다양한 구성에 따른 성능을 측정하고 각 구성이 성능에 어떠한 영향을 미치는지 알아본다.

목차

Abstract
I. 서론
II. 배경 지식
III. 실험 결과
IV. 결론 및 향후 연구 방향
참고문헌

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0