메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
Miao Cui (University of Liverpool) Qinglei Bu (University of Liverpool) Yutao Cai (University of Liverpool) Ruize Sun (National University of Singapore) Wen Liu (Xi’an Jiaotong-Liverpool University) Huiqing Wen (Xi’an Jiaotong-Liverpool University) Sang Lam (Xi’an Jiaotong-Liverpool University) Yung. C. Liang (National University of Singapore) Ivona Z. Mitrovic (University of Liverpool) Stephen Taylor (University of Liverpool) Paul R. Chalker (University of Liverpool) Cezhou Zhao (Xi’an Jiaotong-Liverpool University)
저널정보
전력전자학회 ICPE(ISPE)논문집 ICPE 2019-ECCE Asia
발행연도
2019.5
수록면
141 - 146 (6page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
This study proposed a 100 kHz, 5V/11V boost converter with an integrated gate driver for a power switching device using recessed E-mode MIS-HFETs. The integrated gate driver consisting of multi-stages DCFL (Direct-Coupled FET Logic) inverters and a buffer stage, has large input swing (up to 10 V) and wide noise margin with gate dielectric, which benefits applications requiring large gate swing without any additional drivers or level shifters. The impact of transistor size on rise times and fall times have been studied. Either buffer stage or larger width of DCFL inverter can reduce rise times from 2.4 μs to less than 0.5 μs at 100 kHz, so the output voltage of boost converter is increased by 10 % at a duty cycle of 0.7. However, large buffer width can result in high gate overshoot and oscillation, indicating careful design to balance switching speed and oscillation.

목차

Abstract
I. INTRODUCTION
II. EXPERIMENTS AND DISCUSSION
III. CONCLUSIONS
REFERENCES

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0