메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술대회자료
저자정보
Beomjin Kim (Jeju National University) Jaekang Lee (Jeju National University) Hanjun Kim (Jeju National University) Yewon Yun (Jeju National University) Dongryeol Oh (Jeju National University)
저널정보
대한전자공학회 대한전자공학회 학술대회 2024년도 대한전자공학회 하계학술대회 논문집
발행연도
2024.6
수록면
996 - 999 (4page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
In this paper, we present a 4-bit 30 MS/s, 2-times time-domain interpolation flash ADC leveraging a power-efficient dynamic comparator. This comparator integrates a complementary dynamic amplifier (CDA) functioning as a voltageto-time converter and dynamic latches to enhance the power efficiency of the interpolating flash ADC. Implemented in a 500 nm CMOS process with 2-poly and 3-metal layers, the proposed ADC demonstrates a 16% improvement in power efficiency compared to the interpolating flash ADC employing a conventional dynamic amplifier, thanks to the utilization of the CDA.

목차

Abstract
Ⅰ. INSTRODUCTION
Ⅱ. DYNAMIC AMPLIFIER
Ⅲ. MEASUREMENT RESULT
Ⅳ. Conclusions
Reference

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

최근 본 자료

전체보기

댓글(0)

0